莱迪思MachXO器件为CPLD和FPGA提供新的低成本的可选方案
来源:电子经理世界 作者: 时间:2005-07-22 17:42
(华强电子世界网讯) 莱迪思半导体公司7月18日公布了其新的MachXO 系列以及即可获取的最早的两个成员:MachXO256和MachXO640。这种新一代的跨越式可编程逻辑器件支持传统上由高密度的CPLD或者低容量的FPGA所实现的应用,并且拥有更全面和高成本效率的结构和工艺。通过采用130nm的非易失性嵌入式Flash处理工艺,以及用于逻辑实现的业界标准的4-输入查找表(LUT)的方法,这些新的器件能让系统设计者在单位逻辑功能上降低50%的成本,而且在特性上有了极大的提升。
不仅仅满足于用MachXO器件来处理传统的CPLD应用,莱迪思还在该系列的所有成员中增加了分布式存贮器、一种低待机功耗的睡眠模式以及通过莱迪思特有的TransFR 技术来透明地更新逻辑配置的功能。此外,在较大的系列成员中,增加了对嵌入式RAM(EBR)和锁相环(PLL)时钟电路以及PCI和LVDS I/O的支持,提供了通常仅在传统的FPGA结构中才有的功能。与此同时,还保留了莱迪思前几代CPLD(如流行的MACH器件)的瞬时上电、单片和高速的优点。
MachXO器件适用于多种功能的实现,诸如总线桥接、接口、控制逻辑、时钟管理、电源及复位控制、粘合逻辑、存储器控制以及ASIC和FPGA配置。这些应用充斥多种终端市场,包括汽车、消费品、通信、计算、工业、医疗、军用和网络市场。
电话:0755—83687741
邮箱:zxj@hqew.com






