FPGA电路设计: 如何应对电源相关问题的挑战

来源:电子工程世界 作者:—— 时间:2010-06-18 09:47

首先按照 图2 所示,为FPGA电路设置上电时序,VINTF 最早打开输出,VCCINT 在VCCO 之前1毫秒打开供电:

N6705A上电序列设置屏


  图2 N6705A上电序列设置屏

  在此供电情况下,可以看到内核电源消耗的电流 ICCINT 在上电过程中产生一个明显的脉冲尖峰,如图3 所示:

内核电源VCCINT在上电过程中所消耗的电流波形ICCINT


  图3 内核电源VCCINT在上电过程中所消耗的电流波形ICCINT

  按图4 所示重新改变上电时序,使VCCINT上电输出滞后于VCCAUX 1毫秒,此时可以看到ICCINT 电流波形中脉冲尖峰已经消失。

调整上电时序后,ICCINT 的电流波形


  图4 调整上电时序后,ICCINT 的电流波形

相关文章

资讯排行榜

  • 每日排行
  • 每周排行
  • 每月排行

华强资讯微信号

关注方法:
· 使用微信扫一扫二维码
· 搜索微信号:华强微电子