浅谈编解码芯片未来市场发展及其动向
来源:华强电子网 作者:—— 时间:2011-10-10 14:51
随着芯片技术的飞速发展,芯片厂商的竞争逐渐从技术竞争转变为价格和市场竞争,竞争日趋激烈。本文主要关注德州仪器(TI)和海思半导体两大主流芯片厂商,TI是数字信号处理器DSP的发明者,曾以芯片DM642叱咤监控市场多年,2006年海思联手华为凭借其技术和市场优势,在全球率先推出H.264的SoC监控专用芯片Hi3510,大有与TI一决高下之势。
芯片方案趋于多样化
目前编解码单芯片系统SoC集成度越来越高,多处理器协同的硬件编解码性能的大幅度提高,加大了芯片设计的难度,给芯片厂商带来了巨大的挑战。硬件和系统的整合,多核的协同工作,大量的DMA和内存数据管理,造成系统越来越复杂,稳定性必须通过大量的测试来验证解决。
目前国内很多优秀的NVR、DVR和网络摄像机厂商对应用于监控行业市场的编解码产品,对其可靠性、稳定性的要求较高,由于行业用户有很多专业化的定制需求,在图形处理、压缩和传输等方面要求各不相同,因此厂商需要稳定可靠和可灵活定制开发的芯片方案。
目前我们可以做到用2个HDVICP协处理器完成16路D1的编码,将DSP芯片资源全部留下用来满足将来用户的各种定制化需求。基于该方案的8路和16路D1编码器和编码卡的设计和产品化已完成,并进入量产。
TI的DM8168芯片面向D1的DVR以及混合的DVR市场,可显著降低DVR系统的成本与复杂性。其将高清多通道系统的所有捕获、压缩、显示及控制功能整合于单芯片上,可充分满足用户对高集成度、高清视频的需求。此颗芯片集成了1GHz主频Cortex-A8 ARM核与lGHz主频C674x的DSP核,并且集成了3个新版本的HDVICP2.0子系统及新一代的VPSS。从视频压缩性能上对比,DM8168新版本的HDVICP2.0子系统比上一代主流的DM6467的lGHz版本提升了4倍,可同时支持H.264编码的3个1080p每秒60帧,或多达30 路全帧的D1分辨率视频。新版本的HD VICP,不仅支持高清分辨率的H.264、MPEG-4、VC1,而且支持AVS和SVC标准。此外,其还提供了丰富的外部接口,包括千兆以太网、PCI Express、SATA2、DDR2、DDR3、USB 2.0、MMC/SD、HDMI以及DVI等多种接口,可支持高度灵活的设计方案。
TI保留了CPU+DSP的架构,采用HDVICP视频协处理器,将DSP资源留给设备开发商,实现更多的专业定制化功能,如嵌入智能算法等。
据海思介绍,其Hi3531+、Hi3532 ASIC芯片方案与DM8168的性能相当,目前一些数据还处于保密阶段,预计10月将会发布。