DSP的供电电路设计方案
来源:元器件交易网 作者:—— 时间:2012-04-26 10:23
在这个电路里,SVS负责监测外部输入电压。上电时,当3.3V电压超过SVS的门限电压200ms后,RESET引脚输出为低,驱动场效应管工作,把外部的3.3V电压加到DSP的I/O上。这里假设直流电源转换器的响应时间小于200ms。
在断电时,当去除3.3V的外部电压后,SVS检测到并马上输出一个RESET高,关闭场效应管,这样就可以保证在去除核电压前去除I/O电压。同样,这里也有一个假设,那就是在3.3V的电压衰减后,直流电压变换器还能持续输出很短时间的电压。当然,这也是一个合理的假设。
在这个电路里,TPS3824-33专门用来监测3.3V电压。这一系列的芯片可以监测1.1V到6V的电压,同时,SVS还有看门狗引脚WDI供设计者使用。SVS内部集成了一个带电复位生成器,只要其自身的供电电压在1V以上,就可以保证输出有效的RESET信号。一旦监测电压低于阈值电压时,复位逻辑输出被激活并使处理器复位。
如果直流电压转换器有PG引脚,则可以如图2所示:把PG引脚和RESET引脚用一个与门相连,输出到DSP的RESET引脚。当SVS的RESET引脚输出为低,或者DC/DC的PG引脚输出为低(表示现在电源输出未达到正常),都将实现对DSP的复位操作。
2 输入电压高于3.3V的情况
由于输入电压高于3.3V,所以在电路中还必须使用电压调节器。这里选用的是TI的低压差电压调节器(LDO),在实际设计中选用具体的LDO时,还要考虑输出电流的驱动能力等因素。在TI的网站上有为C5000和C6000系列推荐的电源系列。
2.1 带有PG引脚的低压差电压调节器
这种方案要求低压差电压调节器具有ENABLE引脚,直流电压转换器具有PG引脚。在上电时,当直流电压转换器输出正常电压后,PG引脚变低,使能LDO的ENABLE引脚,LDO工作,输出DSP的I/O电压,这样就可以让I/O电压的上电电压滞后于核电压的上电。这里的直流电压转换器可以是LDO也可以是开关电源,这取决于输出电流的要求。
同样,在断电时由于有很多不确定的因素,将无法保证准确的断电顺序。一种可能的顺序是:当去除外部3.3V电压后,直流电压转换器输出衰减,同时PG 引脚输出为高,关闭LDO,去除DSP的I/O电压。对于特定的某一系统,需要通过试验来确定准确的断电顺序。TPS76733有一个加电启动的POR (Power-on-Reset)引脚,它与DSP的RESET引脚直接相连。
上一篇:为您解析远程电源管理带来的好处
- •颠覆性 Cadence Reality 数字孪生平台为人工智能时代的数据中心设计带来变革2024-03-22
- •Vishay推出采用改良设计的INT-A-PAK封装IGBT功率模块,降低导通和开关损耗2024-02-29
- •击败高通!最新全球芯片设计厂商TOP10排名2023-09-25
- •第三届中国集成电路设计创新大会暨IC应用博览会举行2023-07-17
- •【应用引领集成电路产业高质量发展】第三届中国集成电路设计创新大会暨无锡IC应用博览会(ICDIA 2023)7月即将在无锡召开2023-07-05
- •Cadence推出Allegro X AI,旨在加速PCB设计流程,可将周转时间缩短10倍以上2023-04-07
- •最新预判!今年中国集成电路设计业销售同比增长16.5%2022-12-27
- •Qorvo 推出用于 5G 设计的新一代 PA 模块2022-08-16
- •科大讯飞于福建成立新公司,经营范围包括集成电路设计2022-03-24
- •高亮度LED封装散热设计全攻略2011-03-14