MathWorks加快 FPGA 在环验证
MathWorks今日发布了HDL Verifier中的新功能,用来加快 FPGA 在环(FIL)验证。利用新的 FIL 功能,可以更快地与 FPGA 板通信,实现更高的仿真时钟频率。现在,系统工程师和研究人员可以自信地快速确认和验证 FPGA 设计在系统中按预期方式工作,从而节省开发时间。
随着信号处理、视觉影像处理和控制系统算法的复杂度不断增加,在 FPGA 板上对硬件实现进行仿真,可以帮助验证设计在其系统环境中的工作情况。用于 FIL 验证的 HDL Verifier 自动设置 MATLAB 和 Simulink 测试环境,并将其与运行于 FPGA 开发板上的设计相连接。这有助于实现在实际硬件上运行的 FPGA 设计的高逼真度协同仿真,同时复用开发阶段使用的测试环境。
R2016b 版允许工程师为其 FPGA 系统时钟指定一个自定义频率,时钟频率可比以前使用 FIL 的时候快五倍。对于在以 FPGA 为目标时使用超频因子的设计,如控制应用程序,可以使用较大的数据输出规模来提高吞吐量。工程师现在还可以利用 FIL(使用 PCI Express 接口)来加快 MATLAB 和 Simulink 以及 Xilinx KC705/VC707 和 Intel Cyclone V GT/Stratix V DSP 开发板之间的通信,仿真速度比千兆以太网快 3-4 倍。
“随着电子系统日益复杂,作为验证步骤,精确地验证设计原型变得至关重要。” MathWorks 的产品经理 Jack Erickson 说,“现在,HDL Verifier 允许工程师在真实硬件上以现实的时钟频率快速运行设计,能够从MATLAB/Simulink这样方便的算法开发环境进行FPGA在环仿真,使硬件设计验证大幅简化。”
关注电子行业精彩资讯,关注华强资讯官方微信,精华内容抢鲜读,还有机会获赠全年杂志
关注方法:添加好友→搜索“华强微电子”→关注
或微信“扫一扫”二维码
- •Eversource Energy 与 MathWorks 合作,利用概率潮流自动化将可再生能源纳入系统规划流程2025-05-14
- •长三角国家技术创新中心加入面向初创企业的 MathWorks 加速器合作项目,共同推动科技成果商业化2025-01-06
- •MathWorks 利用新质生产力工具加速工程教学的变革2024-12-27
- •人工智能前沿|2025 年影响工程的顶级趋势2024-12-25
- •新型生物材料与高端医疗器械广东研究院、远诺技术转移中心加入面向初创企业的 MathWorks 加速器合作项目2024-12-18
- •V2X 技术提速,铺平高阶自动驾驶发展之路2024-11-13
- •MathWorks 宣布推出 MATLAB 和 Simulink 的 2024b 版本2024-09-13
- •MathWorks 与 NVIDIA 联手加速医疗技术领域中软件定义工作流的开发2024-05-08
- •Universal Robots 加入 Connections 计划,扩展与 MathWorks 的合作关系2024-04-11
- •MathWorks 宣布推出 MATLAB 和 Simulink 的 2024a 版本2024-04-08