中芯国际和Cadence推低功耗解决方案Reference Flow 4.0
全球电子设计创新领先企业Cadence设计系统公司今天宣布推出一款全面的低功耗设计流程,面向基于中芯国际集成电路制造有限公司65纳米工艺的设计工程师。该流程以Cadence低功耗解决方案为基础,通过使用一个单一、全面的设计平台,可以更加快速地实现尖端、低功耗半导体产品的设计。
“目前,功耗已成为一个关键的设计制约因素,从技术和成本的角度来说,它同时序和面积一样重要”,SMIC设计服务中心副总裁刘明刚表示,“SMIC-Cadence Reference Flow 4.0具有先进的自动化低功耗设计功能,能够满足低功耗设计创新的需要。”
通过低功耗芯片的设计实现,完成了对该设计流程的确认。上述芯片利用了SMIC 的内部设计65纳米库,包括有效的电流源模型(ECSM)标准单元、功耗管理单元、PLL、SRAM和I/O库。该设计中所采用的低功耗技术包括功率门控和多电源/多电压(MSMV)技术,可以降低漏电和动态功耗消耗。
“能率对许多新型半导体产品来说都是一个关键的要求,然而设计者有时却认为关注于功耗只是最近才刚刚兴起,因而伴随着很多风险”,Cadence公司产品营销副总裁Steve Carlson表示,“Cadence低功耗解决方案提供了全面的、经过硅验证的从前端到后端的流程,面向基于SMIC的65纳米工艺技术的设计者,它包括对功能和结构的验证,同时提高了生产率。该解决方案快速、易用并经过了实践检验。”
SMIC 65纳米低功耗Reference Flow 4.0包括Cadence低功耗解决方案, 搭配Encounter? Conformal? Low Power、Incisive? Enterprise Simulator、Encounter RTL Compiler、Encounter Digital Implementation System、Cadence QRC Extraction、Encounter Timing System和Encounter Power System
- •【会议议程】12月19-21日2022(十四届)传感器与MEMS产业化技术国际研讨会(暨成果展)佛山南海瞻云酒店召开2022-12-16
- •FORESEE XP1000 PCIe SSD开启Gen3后时代发展之路2021-08-02
- •FORESEE工规级SSD应用宽温技术,加速智能工业场景落地2021-07-21
- •基于J750EX测试系统的SRAM VDSR32M32测试技术研究2017-09-05
- •Vishay检查表: 采用安规电容防止过载的12点注意事项2017-07-28
- •汽车系统的USB供电2017-06-08
- •适用于 FPGA、GPU 和 ASIC 系统的电源管理2017-05-11
- •一文读懂SPI串行外设接口2017-04-27
- •TLV3501滞回比较器电路设计2017-04-14
- •ZigBee无线呼叫系统硬件电路2017-04-05