Vishay Siliconix推出业内导通电阻最低的MOSFET器件
来源:与非网 作者:—— 时间:2010-11-18 10:00
前,Vishay Intertech宣布,推出首款采用PowerPAIR? 6mmx3.7mm封装和TrenchFET Gen III技术的非对称双通道TrenchFET?功率MOSFET --- SiZ710DT,新器件比前一代器件的导通电阻减小43%,同时具有更高的最大电流并提高效率。SiZ710DT在一个小尺寸封装中整合了低边和高边MOSFET,具有业界同类器件中最低的导通电阻,比DC-DC转换器中使用两个分立器件的方案能节省很多空间。
Vishay将在Electronica 2010的A5-143展位进行产品演示,向来宾展示在同步降压电路中该产品的优异性能和PowerPAIR封装节省空间的功效。
在PowerPAIR封装出现之前,设计者只能使用两个单独的器件来达到系统电源、POL、低电流DC/DC,以及笔记本电脑、VRM、电源模块、图形卡、服务器和游戏机所需的低导通电阻和更高的最大电流。SiZ710DT的性能规格使设计者能用SiZ710DT比两个分立 PowerPAK 1212-8 器件小1/3,或是比两个分立SO-8 器件小2/3的一个器件完成设计,节省方案成本和空间,包括两个分立MOSFET之间的PCB间隙和标注面积。此外,在更低电流和更低电压应用中替换SO-8器件还可以提高效率。
一片PowerPAK 1212-8或SO-8的导通电阻可以分别低至5m?或4m?。然而,SiZ710DT的低边Channel 2 MOSFET利用了非对称结构在优化空间上的效果,在10V和4.5V下的导通电阻低至3.3m?和4.3m?,在+25℃和+70℃下的最大电流为30A和24A。另外,高边Channel 1 MOSFET的导通电阻也有改善,在10V和4.5V下分别为6.8m?和9.0m?。
由于两个MOSFET已经在PowerPAIR封装内部连接,布线变得更加简单,同时也减小了PCB印制的寄生电感,提高了效率。此外,SiZ710DT的引脚进行了精心布置,输入引脚排在一侧,输出引脚排在另一侧。
- •更小、更薄、更轻!兆易创新业界超小尺寸3mm×3mm×0.4mm FO-USON8封装128Mb SPI NOR Flash面世!2023-05-17
- •Vishay推出两款采用SMA(DO-214AC)封装的新型第7代1200 V FRED Pt Hyperfast恢复整流器2023-01-30
- •三星电子成立半导体封装工作小组2022-07-05
- •士兰微:子公司30亿元投资建设汽车级功率模块封装项目2022-06-14
- •日月光凭借先进封装切入美国一流服务器芯片厂商供应链2022-04-27
- •芯片交期再度延长,封装交期延长至50周2022-04-14
- •芯和半导体在DesignCon 2022大会上发布新品Hermes PSI及众多产品升级2022-04-07
- •森阳电子半导体封装项目签约落地四川攀枝花2022-03-23
- •台积电竹南封测厂Q3量产,将进行大规模的3D封装量产计划2022-03-22
- •武汉芯片企业云岭光电国内率先量产5G芯片2022-03-17