Cadence Tensilica Xtensa 处理器满足最严格的汽车功能安全要求
楷登电子(美国 Cadence 公司)今日宣布,SGS-TüV Saar 已独立认证具有 FlexLock 功能的 Cadence Tensilica Xtensa处理器符合 ISO 26262:2018 标准,达到 ASIL-D 等级,这是汽车安全完整性等级评级的最高级别。该功能安全认证涵盖从基础微控制器到高性能 DSP,它们都拥有 FlexLock 配置选项,提供更强的随机故障保护,并遵循稳健的安全流程开发,防止系统故障。带有 FlexLock 功能的 Tensilica Xtensa 处理器非常适合汽车市场,专为人工智能、视觉、雷达、激光雷达、音频、车联网 (V2X) 和控制应用量身定制。
“Cadence Tensilica FlexLock 处理器专门针对汽车应用进行了优化,是业界第一批完全符合 ASIL-D 功能安全标准的处理器。”SGS-TüV Saar 半导体功能安全主管 Wolfgang Ruf表示,“根据 ISO 26262:2018 标准进行的 ASIL-D 系统和随机故障避免综合评估认证,证明 Cadence IP 达到了极高的功能安全质量水平。系统级芯片设计人员可以放心的采用,应用已获得功能安全认证的 Tensilica 处理器 IP 设计,可以满足汽车行业严格的安全关键要求。”
符合 ASIL-D 标准的关键是新的 FlexLock 功能,它为灵活和可扩展的 Xtensa 处理器架构增添了对 lockstep 的支持。Lockstep是一种经过验证的方法,通过在硬件级别提供核心逻辑的冗余来提高软件执行的安全性。它不仅提供了获得 ASIL-D 认证所需的支持,而且 FlexLock 还为设计团队带来了在 ASIL-B 解决方案中独立运行两个处理器的能力。此外,FlexLock 解决方案允许以lockstep方式运行本地内存和两个处理器的缓存,实现了更高级别的内存故障保护。
“在满足汽车行业新兴趋势和需求方面,功能安全特性的创新仍将是关键所在。”NXP公司 ADAS MCU 项目经理 Robert Dunnigan 表示,“我们很高兴地看到,Cadence 正在为 Tensilica IP 产品线增加重要的功能安全机制,比如 FlexLock 双核lockstep 功能。”
“汽车行业当前的趋势要求达到更高的功能安全水平。”加特兰微电子 (Calterah) 资深市场总监刘洪泉表示,“增添 FlexLock 双核 lockstep 功能可满足最关键的功能安全要求,这是 Cadence 致力于满足客户需求的有力证明。”
“更高的自动驾驶能力需要在汽车应用领域的边缘实现更高水平的智能计算,这推动了对更高的功能安全水平的需求。”Cadence 公司 Tensilica 市场资深群总监 Larry Przywara 表示,“随着 FlexLock 功能的引入,Tensilica 控制器和 DSP 的用户可以获得 ASIL-D 这一最高级别认证,以及它所带来的随机硬件故障保护。选择 Tensilica IP 来加快 ADAS、雷达、激光雷达、V2X 和视觉处理速度的设计工程师可以确信,他们能够满足客户对功能安全的要求。”
与其他 Xtensa 处理器一样,获得 ASIL-D 认证的内核可以使用 Tensilica 指令扩展 (TIE) 语言进行定制,针对特定应用优化 IP,兼具适当的性能水平和最高级别的安全性。具有 FlexLock 功能的 Tensilica Xtensa 处理器现已上市,可实现卓越的系统级芯片设计,支持 Cadence 的智能系统设计 (Intelligent System Design?) 战略。
- •SA:2022 年 Q2 智能手机应用处理器市场收益达 89 亿美元2022-11-10
- •兆芯发布 16nm 开胜 KH-40000 和开先 KX-6000G 系列处理器,跑分测试出炉2022-11-03
- •云服务提供商将减少对处理器供应商的依赖2022-06-01
- •X-FAB宣布采用Cadence EMX Solver电磁仿真技术,加速创新通信和车用射频设计2022-06-01
- •传科技巨头Meta已暂停自研处理器开发2022-04-22
- •Cadence推出Fidelity CFD软件平台,为多物理场系统仿真的性能和准确度开创新时代2022-04-21
- •Cadence速度高达800Gbps的以太网子系统解决方案,助力实现硅验证2022-04-13
- •Cadence和Dassault Systèmes携手合作,转变电子系统开发方式2022-02-23
- •涨价潮又来了!AMD EPYC处理器涨价最高3成2022-01-17
- •Cadence与台积电和微软扩大合作,以加速云端千兆级设计的时序签核2021-12-03