业内首款低功耗PCI Express Gen 4缓冲器提升功耗及性能标杆
Silicon Labs(亦称“芯科科技”)日前推出了一系列低功耗PCI Express?(PCIe?)Gen 1/2/3/4时钟缓冲器,设计旨在为1.5V和1.8V应用提供超低抖动时钟分发。Silicon Labs的新型Si532xx PCIe时钟缓冲器具有40fs RMS(典型值)的附加抖动性能,可为严格的PCIe Gen 3和Gen 4抖动规范提供超过90%的余量,从而简化时钟分发和降低产品开发风险。
越来越多的数据中心硬件设计正在使用低功耗1.5V或1.8V电源,以最大限度地降低整体功耗,这些数据中心硬件设计包括网络接口卡(NIC)、PCIe总线扩展器和高性能计算(HPC)加速器。Si532xx缓冲器由单个1.5V-1.8V电源供电,具有多达12路时钟输出,非常适合在低功耗设计中提供低抖动PCIe时钟分发。Si532xx时钟器件支持PCIe通用时钟、分离参考无展频(SRNS)和分离参考独立展频(SRIS)架构,能够满足各种应用需求。
Si532xx时钟是基于非PLL的扇出缓冲器,支持展频时钟信号的分发而不影响信号完整性。随着PCIe端点数量在服务器和存储应用中的不断增长,要求系统设计人员提供更多的PCIe参考时钟的缓冲时钟副本。新型Si532xx系列产品的超低抖动性能使得设计人员能够级联多个缓冲器,同时仍能达到0.5ps RMS的最大允许系统PCIe抖动预算。
Si532xx器件输出驱动器利用Silicon Labs的推挽式HCSL技术,该技术不像使用恒流输出驱动器技术的传统PCIe缓冲器那样需要外部终端电阻。内部电源滤波可防止电源噪声降低时钟抖动性能,从而消除了竞争解决方案所需的离散式低压差稳压器。Si532xx系列产品支持85欧姆和100欧姆阻抗选项。
Silicon Labs时钟产品高级营销总监James Wilson表示:“我们利用Silicon Labs在高性能时钟设计方面的专业技术来降低PCIe时钟分发应用中的抖动和功耗。我们新推出的Si532xx系列产品显示Silicon Labs致力于帮助整合并简化数据中心、工业、通信和消费类设计中的高速时钟树设计。”
本文为华强电子网原创,版权所有,转载需注明出处
关注电子行业精彩资讯,关注华强资讯官方微信,精华内容抢鲜读,还有机会获赠全年杂志
关注方法:添加好友→搜索“华强微电子”→关注
或微信“扫一扫”二维码
- •Vishay推出的新款浪涌限流PTC热敏电阻可提高有源充放电电路性能2024-03-06
- •Cadence 推出全新数字孪生平台 Millennium Platform,提供超高性能和高能效比2024-02-02
- •Melexis推出新款微型3D磁力计,拓展性能极限2023-12-13
- •Qorvo 为 1.8 GHz DOCSIS 4.0 线缆应用带来出众性能2023-05-24
- •兆易创新推出GD32H737/757/759系列Cortex-M7内核超高性能MCU2023-05-11
- •艾迈斯欧司朗推出新型光电二极管,为可穿戴设备生命体征监测应用提供出众性能2023-04-13
- •SA:随着汽车摄像头需求增加,性能要求也在增加2022-12-15
- •联发科天玑 9200 性能跑分实测!安兔兔怒上 126 万分,当下最强安卓 SoC2022-11-18
- •特斯拉公司因“夸大电池性能”面临韩国监管机构处罚2022-02-16
- •达摩院突破冯·诺依曼架构性能瓶颈,新型AI芯片性能提升10倍2021-12-06