赛灵思推出专为智能型系统设计的SmartCORE IP模块

来源:华强电子网 作者:—— 时间:2013-03-19 10:27

        赛灵思日前宣布推出内建SmartCORE IP全新解决方案,以因应锁定新一代更高智能型(smarter)功能的网络和资料中心之ASIC和ASSP方案出现重大效能与系统需求落差的问题,而这个元件效能不敷应用的情况也日趋严重。

       赛灵思取得相关的IP,并投入研发一系列内建SmartCORE IP的产品阵容,同时具备众多专精于赛灵思的All Programmable FPGA、系统单芯片(SOC)和3D IC的应用设计专家和服务。

       这些全新的解决方案专为针对LTE和LTE Advanced无线HetNet、400G和Nx100G OTN解决方案的设计业者而设,他们需要快速设计具差异化功能、发展智能型的架构导向资料中心和软件网络(Software Defined Networks;SDN),以及「多频」(many-band)的自我优化网络(Self-organizing Networks;SON)提供高可用性、低延迟率、低振荡率和达到高服务质量(QoS)的要求。

       赛灵思公司通讯事业部资深副总裁暨总经理Krishna Rangasayee表示:「采用ASIC和ASSP元件的OTN等应用以惊人速度减少,其原因可归咎于设计成本高涨、元件需求不一,而且需要更高层级的智能型功能和适用性。我们同时也在新一代的有线和无线网络与资料中心的市场中看到相同的趋势广泛地扩散,并从业界大厂的客户了解到,他们不再需要『me too』的设备设计方案。」

        缩减ASIC和ASSP效能落差的解决方法

       很多ASIC和ASSP供应商正面临以下难题:1. 无法符合新一代网络系统需结合智能型功能、灵活性和适用性的需求;2. 难以因应多样化且变化快速的各种网络和资料中心标准和应用需求;3. 无法让客户的「独门秘方」有效地加入差异化功能。

          以上种种挑战,加上快速上升的设计成本和冗长的设计周期,普遍都让客户的解决方案有严重的效能落差问题。ASSP和ASIC会有无法及时上市以迎合OEM或营运商客户需求的问题,不然就是以ASSP和ASIC设计的系统对很多不同需求的客户提供过多功能,却不能提供最佳化的目标应用需求的功能组合。

       对客户而言,这些功能组合无法让他们的终端产品设计有差异化,因此都只是有限的功能。这个功能落差的问题,对使用ASIC和ASSP供应商方案的系统客户屡见不鲜。

        专为更智能型系统(Smarter Systems)设计的SmartCORE IP设计模块

         Xilinx SmartCORE IP与赛灵思采用ARM处理器核心的Zynq-7000 All Programmable SoC、FPGA和3D IC是最佳的组合,可为极广泛的新一代网络和资料中心设计提供所需的技术基础,其应用可包含各种资料中心安全装置和最佳资源分配TOR(top-of-rack)交换器,甚至是效率极高的行动后端接取调制解调器和拥有更高智能型功能的有线存取设备。

       客户和服务均可加入

       客户可藉由快速集成内建SmartCORE IP的高灵活性赛灵思All Programmable元件之独特组合,加入含有各种更高层级的智能型功能、可调式算法和其它的客制化功能。这些具高度差异性的元素能够透过可编程硬件和(或)ARM处理器核心的可编程软件进行建置。赛灵思的应用设计工程师可在客户早期的架构设计阶段协助他们为设计进行最佳化,并为需要客制化IP或整套系统设计支持的客户提供先进的设计服务。

        过去2年多以来,赛灵思不断精进和投入更高智能功能解决方案之研发工作,并与走在技术前沿的客户紧密合作。因此,赛灵思的相关产品和服务在众多应用领域中已取代了超过200款的ASIC和ASSP应用设计方案。

资讯排行榜

  • 每日排行
  • 每周排行
  • 每月排行

华强资讯微信号

关注方法:
· 使用微信扫一扫二维码
· 搜索微信号:华强微电子