IP加速计划启动 重新定义IP供应商服务范畴

来源:华强电子网 作者:于宏达 时间:2014-06-23 09:04

       随着SoC硬件和软件越来越复杂,开发人员对IP供应商的需求也越来越多,仅凭传统的IP单元块已经不足以应对日益增长的SoC设计和集成挑战。设计师需要一种可以简化IP配置和整个SoC集成的、同时加速其软件开发工作的解决方案。他们希望寻求得到IP供应商提供更专业的IP集成技术来帮助他们缩短上市时间,降低总成本,专注于核心竞争力,加速SoC集成。

       基于以上需求,新思科技公司(Synopsys)在6月19日的媒体见面会上,宣布推出其名为“IP Accelerated”的IP加速计划,以帮助设计师显著地减少在其系统级芯片(SoC)中集成IP所需的时间和工作量。该计划扩展了Synopsys已有的、多样化的、已流片验证过的DesignWare? IP产品组合,增加了全新的IP Prototyping Kits原型设计套件、IP Virtual Development Kits虚拟原型开发套件和定制化IP子系统,加速了原型设计、软件开发以及将IP集成到SoC中。

 

IP原型工具的整合  减少设计和集成工作量

       Synopsys业务拓展总监 Jay Chiang表示,对于硬件工程师,IP Prototyping Kits原型设计套件提供了一种经过验证的IP配置,它能够针对目标应用轻松修改,以探究各种设计权衡。对于软件开发人员,IP Virtual Development Kits虚拟原型开发套件和IP Prototyping Kits原型设计套件都能够作为经过验证的目标,用于早期软件开发、启动、调试和测试。通过IP原型工具的整合,能够使设计进度消减4-6周。

 

 

           

                                           DesignWare IP产品整合

 

       DesignWare IP Prototyping Kits原型设计套件的核心是一款经过验证的参考设计,它使设计师在几分钟内就能够在SoC环境中开始实现IP。IP Prototyping Kits原型系统设计套件提供了所需的关键性硬件和软件单元,以减少IP原型设计和集成工作量,其中包括带有预配置IP和SoC集成逻辑的Synopsys HAPS-DX基于FPGA的原型设计系统、一块PHY子板、仿真测试平台,以及一个可运行在Linux上的基于物理或虚拟早期软件的启动、调试和测试并易于修改的DesignWare ARC?处理器的32位软件开发平台、参考驱动软件和应用案例。设计者可以根据目标应用,通过一个快速迭代流来修改标准的IP配置,该流程环境包括Synopsys的coreConsultant IP配置工具、Synopsys的ProtoCompiler综合和调试工具以及编译脚本。

 

           

                             DesignWare IP Prototyping Kits原型设计套件

 

       DesignWare IP Virtual Development Kits虚拟原型开发套件是由一个基于多核ARM Cortex-A57 Versatile Express的参考设计和一个可配置DesignWare IP模型组成的软件开发套件。该IP Virtual Development Kits虚拟原型开发套件可运行Linaro Linux,同时包括用于DesignWare IP的参考驱动软件并提供了非侵入式调试的可控性和可见性。

       软件开发人员能够采用IP Virtual Development Kits虚拟原型开发套件或者IP Prototyping Kits原型设计套件都作为经过验证的目标,用于SoC开发的同时进行早期软件开发、快速启动、调试和测试。对Linux软件栈即刻可用的支持确保了软件开发人员可立即启动和运行并集中在IP专用软件(例如驱动程序、引导代码、固件)上。

       IP Virtual Development Kits虚拟原型开发套件和IP Prototyping Kits原型设计套件两者都能够轻松地插入到现有的软件工具链中,并无缝地与最受欢迎的嵌入式软件调试系统建立接口,以提供系统级的调试和分析功能。该套件能够轻松地被扩展以代表整个SoC,确保提前并加速整个板级支持包(BSP)的开发。

 

可定制的IP子系统设计

       凭借在IP子系统集成方面的丰富知识,Synopsys专家可以协助设计师针对其特定的应用需求来定制DesignWare IP,同时将IP集成到客户的SoC中。客户可以借助Synopsys的IP专业知识来获得预先验证过的、完全集成的子系统,从而降低整体工作量以及IP构建和集成的成本。设计师可以专注于其SoC的差异化,而不是开发或集成基于标准的IP。

       据Jay Chiang介绍针对基本的SoC集成电路(时钟,复位,电源管理,测试),可以预安装先进的调试,参考驱动程序,示例应用程序,运行Linux操作系统,快速迭代流程,根据目标应用程序来修改参考设计。IP子系统的设计如下图所示。

 

              

 

       “由于设计复杂度不断提高、设计成本逐渐上升以及上市时间日趋缩短,预计从2012年到2018年间,第三方IP的使用量将增加一倍以上,”Semico Research公司ASIC和SoC的高级市场分析师Richard Wawrzyniak表示:“像Synopsys一样,越来越多的公司开始转向第三方IP供应商,以便为客户提供诸如IP Accelerated加速计划这样的全面解决方案,以缩减开发成本、降低集成风险同时满足其市场计划。”

       通过IP Accelerated加速计划,Synopsys超越了传统IP供应商的范畴,重新定义了客户可从其IP供应商处所期待得到的产品与服务,以帮助设计师通过更省力、更低风险以及更短上市时间的方式成功地实现IP集成。

 

关注电子行业精彩资讯,关注华强资讯官方微信,精华内容抢鲜读,还有机会获赠全年杂志。

关注方法:添加好友→搜索“华强微电子”→关注

或微信“扫一扫”二维码

资讯排行榜

  • 每日排行
  • 每周排行
  • 每月排行

华强资讯微信号

关注方法:
· 使用微信扫一扫二维码
· 搜索微信号:华强微电子