工程师经验谈:电路设计的几个误区
来源:21IC 作者:tee 时间:2012-10-16 16:18
现象一:这板子的PCB设计要求不高,就用细一点的线,自动布吧
点评:自动布线必然要占用更大的PCB面积,同时产生比手动布线多好多倍的过孔,在批量很大的产品中,PCB厂家降价所考虑的因素除了商务因素外,就是线宽和过孔数量,它们分别影响到PCB的成品率和钻头的消耗数量,节约了供应商的成本,也就给降价找到了理由。
现象二:这些总线信号都用电阻拉一下,感觉放心些。
点评:信号需要上下拉的原因很多,但也不是个个都要拉。上下拉电阻拉一个单纯的输入信号,电流也就几十微安以下,但拉一个被驱动了的信号,其电流将达毫安级,现在的系统常常是地址数据各32位,可能还有244/245隔离后的总线及其它信号,都上拉的话,几瓦的功耗就耗在这些电阻上了。
现象三:CPU和FPGA的这些不用的I/O口怎么处理呢?先让它空着吧,以后再说。
点评:不用的I/O口如果悬空的话,受外界的一点点干扰就可能成为反复振荡的输入信号了,而MOS器件的功耗基本取决于门电路的翻转次数。如果把它上拉的话,每个引脚也会有微安级的电流,所以最好的办法是设成输出(当然外面不能接其它有驱动的信号)
现象四:这款FPGA还剩这么多门用不完,可尽情发挥吧
点评:FGPA的功耗与被使用的触发器数量及其翻转次数成正比,所以同一型号的FPGA在不同电路不同时刻的功耗可能相差100倍。尽量减少高速翻转的触发器数量是降低FPGA功耗的根本方法。
现象五:这些小芯片的功耗都很低,不用考虑
点评:对于内部不太复杂的芯片功耗是很难确定的,它主要由引脚上的电流确定,一个ABT16244,没有负载的话耗电大概不到1毫安,但它的指标是每个脚可驱动60毫安的负载(如匹配几十欧姆的电阻),即满负荷的功耗最大可达60*16=960mA,当然只是电源电流这么大,热量都落到负载身上了。
上一篇:和大家分享关于弱电布线的一点体会
下一篇:纸质地图之死:请珍惜迷路的感觉
- •特斯拉起诉前工程师 称其盗取超算技术2022-05-11
- •前SpaceX工程师研发自动驾驶电动轨道车辆并且完成A轮融资2022-01-24
- •小米明年扩招5000名工程师,智能工厂最新进展曝光2020-11-06
- •三星、LG急派430名工程师赶赴越南! 疫情下制造业“新贵”出现?2020-03-26
- •无线话筒电路设计方案汇总(多款电路设计原理详细)2019-01-18
- •德州仪器微型器件为工程师带来巨大创新的5大方式2019-01-02
- •SK海力士推出续聘退休工程师计划以防中国半导体人才挖角2018-12-29
- •苹果拟自研通信芯片,正在招募基带工程师2018-12-13
- •欲自研基带?苹果在高通总部处招募芯片设计人员2018-11-16
- •留在台湾没机会 大陆晶圆厂对台湾工程师更具吸引力2018-09-26