新思科技针对400G超大规模数据中心推出高性能EthernetIP
来源:华强电子网 作者: 时间:2018-08-16 10:29
新思科技宣布,推出最新DesignWare 56G Ethernet PHY IP,支持新兴400千兆/秒 (Gbps) 超大规模数据中心片上系统 (SoC)。先进的56G Ethernet PHY架构结合新思科技经硅验证的数据转换器,以及可配置发射器和基于数字信号处理器 (DSP) 的接收器,为目标应用实现最佳功效比。为满足叶脊架构带宽要求,PHY支持10G到400GEthernet单链路和聚合链路速率,同时满足PAM-4和NRZ信号标准。此外,PHY性能超过了OIF和IEEE芯片到芯片、背板和铜/光缆接口标准性能要求。新思科技56G Ethernet PHY、数字控制器、验证IP与源代码测试套件相结合,为设计师开发网络数据中心系统提供完整的EthernetIP解决方案。
56G Ethernet PHY 眼图
为提高时序恢复和防时钟抖动性能,56G Ethernet PHY接收器采用多回路时钟数据恢复电路以及全功能DSP。独特的PAM-4发射器架构支持精确前馈均衡,满足信道性能要求。56G Ethernet PHY可扩展架构为需要112G连接的下一代800GEthernet应用奠定了基础。
新思科技解决方案集团产品市场副总裁John Koeter表示:“数据中心所需带宽不断提高增加了网络基础设施的工作负荷。新思科技DesignWare 56G Ethernet IP使设计师能够满足400G超大规模数据中心SoC高性能Ethernet连接要求,同时降低风险。“
供货情况及其他信息资源
采用16nm和7nm FinFET 工艺技术的 DesignWare 56G Ethernet PHY 硅设计套件将分别于2018年第3季度和2018年第4季度上市。
欲了解更多信息,请访问DesignWare 56G Ethernet PHY IP、DesignWare Ethernet IP Solutions和VC Verification IP for Ethernet网页。
关注电子行业精彩资讯,关注华强资讯官方微信,精华内容抢鲜读,还有机会获赠全年杂志
关注方法:添加好友→搜索“华强微电子”→关注
或微信“扫一扫”二维码
本文为华强电子网原创,版权所有,转载需注明出处
关注电子行业精彩资讯,关注华强资讯官方微信,精华内容抢鲜读,还有机会获赠全年杂志
关注方法:添加好友→搜索“华强微电子”→关注
或微信“扫一扫”二维码
- •人工智能对数据中心基础设施带来了哪些挑战2024-12-23
- •安森美将收购碳化硅 JFET 技术,以增强其针对人工智能数据中心的电源产品组合2024-12-10
- •Arm 全面设计助力 Arm 架构生态发展,构建可持续 AI 数据中心2024-10-18
- •应对人工智能数据中心的电力挑战2024-06-24
- •安森美推出提高数据中心能效的完整电源解决方案2024-06-06
- •Arm 的使命是助力应对 AI 无止尽的能源需求2024-04-23
- •颠覆性 Cadence Reality 数字孪生平台为人工智能时代的数据中心设计带来变革2024-03-22
- •突涨25%!FPGA交期“见顶”,汽车、数据中心、工业需求高涨2022-11-24
- •被称为数据中心“第三颗主力芯片”,DPU凭什么?2022-10-18
- •上海:到2024年数据中心总算力规模超15EFLOPS2022-06-06