ADI推出一款高性能时钟抖动衰减器HMC7044
来源:中电网 作者:------ 时间:2015-09-10 14:34
ADI最近推出一款高性能时钟抖动衰减器HMC7044,其支持JESD204B串行接口标准,适用于连接基站设计中的高速数据转换器和现场可编程门阵列(FPGA)。JESD204B接口专门针对高数据速率系统设计需求而开发,3.2 GHz HMC7044时钟抖动衰减器内置可以支持和增强该接口标准特性的独特功能。HMC7044提供50 fs抖动性能,可改善高速数据转换器的信噪比和动态范围。该器件提供14路低噪声且可配置的输出,可以灵活地与许多不同的器件接口。HMC7044还具有各种时钟管理和分配特性,使得基站设计人员利用单个器件就能构建完整的时钟设计。
基站应用中有许多串行JESD204B数据转换器通道需要将其数据帧与FPGA对齐。HMC7044时钟抖动衰减器可在数据转换器系统中产生源同步且可调的样本和帧对齐(SYSREF)时钟,使JESD204B系统设计得以简化。该器件具有两个锁相环(PLL)和重叠的片内压控振荡器(VCO)。第一PLL将一个低噪声、本地压控时钟振荡器(VCXO)锁定至噪声相对较高的参考,而第二PLL将VCXO信号倍频至VCO频率,仅增加非常小的噪声。对于蜂窝基础设施JESD204B时钟产生、无线基础设施、数据转换器时钟、微波基带卡和其它高速通信应用,HMC7044架构可提供出色的频率产生性能,相位噪声和积分抖动均很低。
HMC7044时钟抖动衰减器主要特性
支持JEDEC JESD204B
超低均方根抖动:50 fs(12 KHz至20 MHz,典型值)
噪底:-162 dBc/Hz (245.76 MHz)
低相位噪声:<-142 dBc/Hz(800 kHz至983.04 MHz输出频率)
PLL2提供多达14路差分器件时钟
支持最高5 GHz的外部VCO输入
片内稳压器提供出色的PSRR
关注电子行业精彩资讯,关注华强资讯官方微信,精华内容抢鲜读,还有机会获赠全年杂志
关注方法:添加好友→搜索“华强微电子”→关注
或微信“扫一扫”二维码
- •供应链透露新款iPhone单季芯片需求将突破5000万套2017-04-20
- •业界最快数字隔离ADN465x改善工业环境中的性能、可靠性测量精度2016-02-18
- •MEMS产品与技术,让创新超越一切可能2016-02-17
- •ADI公司集成VCO的PLL频率合成器改善基站性能和无线服务质量2016-01-28
- •ADI公司与FIRST?合作,支持下一代难题解决者和创新者2016-01-25
- •ADI周文胜:物联网车联网等领域将推动半导体的高级成都低功耗高性能2016-01-19
- •ADI改进智能电网传输和配电设备的监控和保护性能2015-11-02
- •ADI推出24位数据采集片上系统产品系列2015-10-30
- •德州仪器宣布就收购与美信进行谈判 ADI或被迫涨价2015-10-30
- •ADI静电计级放大器缩小化学分析仪尺寸并提高精度2015-10-29