优化TSMC InFO封装技术 Cadence推出全面整合设计流程
为提供行动通讯及物联网(IoT)应用的设计及分析能力和跨晶粒(Cross-die)互动建模,全球电子设计厂商益华电脑(Cadence)宣佈针对台积公司先进晶圆级整合式扇出(InFO)封装技术推出更优化的全面整合设计流程。
Cadence产品工程事业群资深总监Steve Durrill表示,目前有许多行动通讯及IoT顾客想要部署台积公司InFO技术的系统。透过与台积的密切合作,我们得以帮助双方的共同客户缩短设计及验证週期时间,让客户能够更快将创新可靠的SoC推出上市。
此次强化流程中使用的工具包括OrbitIOTM互连设计器、系统级封装(SiP)佈局、QuantusTM QRC萃取解决方案、SigrityTM XtractIMTM技术、TempusTM时序签核解决方案、实体验证系统(PVS)、VoltusTM-Sigrity封装分析、Sigrity PowerDC TM技术及Sigrity PowerSI 3D-EM萃取选项。
新流程能够协助系统单晶片(SoC)设计人员于单视窗支援多种製程结构环境下,快速将全系统的多晶粒及InFO封装中产生网表:OrbitIO互连设计器有效运用台积公司InFO技术整合多晶粒设计,产生可直接用于电气和时序详细分析等后续设计步骤的顶层网表。
也可直接自封装设计资料库产生标準寄生交换格式(Standard Parasitic Exchange Format,SPEF),大幅简化时序签核:传统方法需要将InFO封装设计资料库转换为 IC设计资料库方能产生SPEF,Sigrity XtractIM技术却可自动产生异质InFO系统的SPEF,藉此加快时序签核程序并缩短上市时间。
台积公司设计基础架构行销事业部资深协理Suk Lee表示,Cadence专为TSMC InFO技术所开发的流程能够为需要在有限尺寸规格中增加频宽的顾客提供帮助。此一整合式设计流程包括能够满足此一市场需求的全套Cadence数位、签核与客製IC流程技术,此合作将协助顾客以更高效率达成设计目标。
关注电子行业精彩资讯,关注华强资讯官方微信,精华内容抢鲜读,还有机会获赠全年杂志
关注方法:添加好友→搜索“华强微电子”→关注
或微信“扫一扫”二维码
- •Cadence 推出突破性 DDR5 12.8Gbps MRDIMM Gen2 内存 IP 系统解决方案,助力云端 AI 技术升级2025-05-07
- •瑞芯微 RK2118 集成 Cadence Tensilica HiFi 4 DSP 提供强大的音频处理2025-04-22
- •Cadence 率先推出 eUSB2V2 IP 解决方案,助力打造高速连接新范式2025-04-15
- •Cadence 利用 NVIDIA Grace Blackwell 加速 AI 驱动的工程设计和科学应用2025-03-24
- •Conformal AI Studio 可将 SoC 设计师的效率提升 10 倍2025-03-20
- •加特兰集成 Cadence Tensilica ConnX 220 DSP 全面升级汽车成像雷达解决方案2025-01-07
- •Cadence Palladium Z3 和 Protium X3 系统,开启加速验证、软件开发和数字孪生新时代2024-12-25
- •Cadence 扩充 Tensilica Vision 产品线,新增毫米波雷达加速器及针对汽车应用优化的新款 DSP2024-03-05
- •Cadence 发布全新 Celsius Studio AI 热分析平台,显著推进 ECAD/MCAD 融合2024-02-01
- •Cadence 推出新一代可扩展 Tensilica 处理器平台,推动边缘普适智能取得新进展2023-08-04