-
PLD设计方法及步骤
PLD设计方法及步骤 1、PLD器件的设计步骤1.电路逻辑功能描述PLD器件的逻辑功能描述一般分为原理图描述和硬件描述语言描述,原理图描述是一种直观简便的方法,它可以将现有的小规模集成电路实
-
与非门组成水位计线路图
图中所示是用CMOS与非门组成的水位计线路.设有满水报警,并用发光二极管指示.图示线路当水箱无水时,检测杆上的铜箍A~G之间与V开路,与非门F1~F7输入端均为电平,输出为高电平,发光二极管通过3.3
-
与非门组成晶体管速测器电路图
图中所示是用CMOS反相器组成的晶体管速测器.CMOS电路采用J330,该电路在设计上考虑到要驱动TTL门电路,故输出电流可达10MA以上.该晶体管速测器既可测晶体管的好坏,还可自动指示出晶体管的类型
-
与非门组成二进制计数器电路图
图中所示是用与非门组成的二进制计数器,实际上它是用与非门组成的维持-阻塞触发器而组成的计数器.图中只画了两位,多位情况依此类推即可.
-
反相器组成触摸式记忆开关电路图
图中是用反相器组成的触摸记忆开关电路.图示线路假定超始状态输出设定为低电平,经反相器F3反相后即输出高电平,晶体三极管TI饱和导通,继电器吸合,电容器C2上端为高电平,由于CMOS电路的输入阻抗比人体
-
反相器组成电子高压测电器电路图
这例电子高压测电器,可用于输电线路高压,市交流电220V或380V,显像管高压管不接触检验,具有体积小,耗电省,随身携带等优点,应用电路如图所示.
-
D触发器组成T和J-K触发器电路图
图中所示是用CMOS电路D触发器组成T型触发器和J-K触发器线路。图示线路将D触发器的Q端与D端相连,就可组成T型触发器,如图中A所示。也就是说形成一个双稳态触发器,时钟脉冲从CL端输入,Q端的脉冲频
-
D触发器组成分频器和计数器电路图
上例图中A将D触发器的D端和Q相连,即可组成二分频电路,如果把三个D触发器串行相连,如图所示,则经过一级D触发器,实现一次二分频,经三级分频后,输入八个脉冲,从Q3输出一个脉冲.如果把N个D触发器串接
-
传感器采用铂电阻的温度测量电路
传感器采用铂电阻的温度测量电路如图所示是传感器采用铂电阻的测试测量电路,基准电压V1采用温度补偿型稳压二极管VD1和温度系数小的运放TL430构成,获得10V的基准电压,流经RT中电流为5MA。因A1
-
测量两个温敏二极管MTS102温度差的测量电路
测量两个温敏二极管MTS102温度差的测量电路如图为测量两个温敏二极管MTS102温度差的测量电路,温敏二极管MTS102在-40到+150范围里能提供正负2度的测量精度。电路的电源电压为4.5-36
-
AD转换式数字转速仪的电路
AD转换式数字转速仪的电路当磁钢与霍尔传感器重合时,霍尔传感器输出低电平,信号经非门整形后,形成脉冲,然后经ADVFC32把频率转换成模拟电压输出,再送入ICL7106进行转换和驱动LCD。
-
脉冲计数式数字转速仪电路
脉冲计数式数字转速仪电路图17-6-2中由555集成电路IC2及外围元件组成一个多谐振荡器,IC2的3脚输出一系列方波脉冲信号,作为时基信号。采用三个CL102模块组成计数器和显示器。CL102模块是
-
D触发器组成环形计数器电路图
图中所示是用CMOS电路D触发器组成的十进制环形计数器.图中先将D触发器拼成移位寄存器,然后把最后一级D触发器的Q端与第一级D触发器的D端相连,即组成环形计数器.这种环形计数器所能计数的进制等于级数的
-
D触发器组成单稳态多谐振荡器电路图
图中所示是用CMOS电路D触发器组成的单稳态多谐振荡器.因为D触发器除了具有传送D端数据的功能外,还具有R-S触发器的功能,根据这个特点,就可以组成可变脉宽单稳态多谐振荡器.
-
D触发器组成占空可调脉冲发生器电路图
图中所示是用CMOS电路D触发器组成的占空比灵活调的脉冲发生器.图示线路设起始状态Q为低电平,Q为高电平.Q端通过RB对CB充电,使B点电位逐渐升高,直到符合复位电